Anbieter: California Books, Miami, FL, USA
EUR 41,72
Anzahl: Mehr als 20 verfügbar
In den WarenkorbZustand: New.
Anbieter: Ria Christie Collections, Uxbridge, Vereinigtes Königreich
EUR 38,37
Anzahl: Mehr als 20 verfügbar
In den WarenkorbZustand: New. In.
Verlag: Editions Notre Savoir Dez 2024, 2024
ISBN 10: 6208353823 ISBN 13: 9786208353827
Sprache: Französisch
Anbieter: buchversandmimpf2000, Emtmannsberg, BAYE, Deutschland
Taschenbuch. Zustand: Neu. Neuware -La structure de communication inter-sous-systèmes peut être optimisée au début du processus de conception en utilisant des modèles de simulation à trois niveaux d'abstraction différents. Cette méthode d'exploration permet d'éviter certains cas de boucles de conception. Avec l'étude de cas Motion-JPEG, nous illustrons l'ensemble du processus d'exploration de la communication étape par étape. Les résultats expérimentaux montrent que, par rapport à la simulation précise du cycle, la communication inter-systèmes peut être bien optimisée et évaluée à des niveaux d'abstraction plus élevés. Dans ce projet, une solution pour un problème de classification est utilisée pour optimiser l'affectation des paquets à différents chemins de données au sein d'un système sur puce (SoC) de processeur de réseau. Sur la base d'une spécification du cas d'utilisation de notre classificateur, il dérive l'algorithme de graphe de décision hétérogène (HDGA), une approche heuristique pour construire un classificateur d'arbre de décision qui intègre des résultats de recherche externes pour certains types de règles. Évaluation de divers paramètres pour optimiser l'arbre de décision proposé et présentation de résultats de simulation pour montrer l'évolutivité de l'HDGA pour des tailles de problèmes typiques. Ce projet se termine par les résultats d'une implémentation sur notre plateforme FPGA.VDM Verlag, Dudweiler Landstraße 99, 66123 Saarbrücken 64 pp. Französisch.
Anbieter: preigu, Osnabrück, Deutschland
Taschenbuch. Zustand: Neu. Performance et analyse de l'exécution hors ordre des tâches dans les MPSoCs | Perspective de la recherche | Arun Prasath R (u. a.) | Taschenbuch | Französisch | 2024 | Editions Notre Savoir | EAN 9786208353827 | Verantwortliche Person für die EU: preigu GmbH & Co. KG, Lengericher Landstr. 19, 49078 Osnabrück, mail[at]preigu[dot]de | Anbieter: preigu.
Verlag: Editions Notre Savoir Dez 2024, 2024
ISBN 10: 6208353823 ISBN 13: 9786208353827
Sprache: Französisch
Anbieter: BuchWeltWeit Ludwig Meier e.K., Bergisch Gladbach, Deutschland
Taschenbuch. Zustand: Neu. This item is printed on demand - it takes 3-4 days longer - Neuware 64 pp. Französisch.
Anbieter: AHA-BUCH GmbH, Einbeck, Deutschland
Taschenbuch. Zustand: Neu. nach der Bestellung gedruckt Neuware - Printed after ordering - La structure de communication inter-sous-systèmes peut être optimisée au début du processus de conception en utilisant des modèles de simulation à trois niveaux d'abstraction différents. Cette méthode d'exploration permet d'éviter certains cas de boucles de conception. Avec l'étude de cas Motion-JPEG, nous illustrons l'ensemble du processus d'exploration de la communication étape par étape. Les résultats expérimentaux montrent que, par rapport à la simulation précise du cycle, la communication inter-systèmes peut être bien optimisée et évaluée à des niveaux d'abstraction plus élevés. Dans ce projet, une solution pour un problème de classification est utilisée pour optimiser l'affectation des paquets à différents chemins de données au sein d'un système sur puce (SoC) de processeur de réseau. Sur la base d'une spécification du cas d'utilisation de notre classificateur, il dérive l'algorithme de graphe de décision hétérogène (HDGA), une approche heuristique pour construire un classificateur d'arbre de décision qui intègre des résultats de recherche externes pour certains types de règles. Évaluation de divers paramètres pour optimiser l'arbre de décision proposé et présentation de résultats de simulation pour montrer l'évolutivité de l'HDGA pour des tailles de problèmes typiques. Ce projet se termine par les résultats d'une implémentation sur notre plateforme FPGA.